Laporan Akhir 1

 



 1. Jurnal [Kembali]










2. Hardware [Kembali]


Gambar Rangkaian Percobaan 1 - Serial In /Serial Out , Paralel In/Serial Out dan Paralel In/Paralel Out Shift register dengan kapasitas 4 bit.




3. Video Praktikum [Kembali]




4. Analisa [Kembali]

Analisa percobaan 1

1. Analisa Output yang dihasilkan tiap tiap kondisi
Jawaban:

Pada percobaan 1 yaitu tentang shift register dimana rangkaiannya menggunakan 4 buah JK flip-flop dengan input B0 untuk pin reset dari semua flip-flop, B1 input untuk J dan K dimana untuk pin K dihubungkan ke gerbang NOT terlebih dahulu, B2 input untuk clock ke semua flip-flop yang terhubung ke gerbang AND terlebih dahulu dimana inputnya yaitu B2 dan clock, B3 input untuk pin S flip-flop 1, B4 input untuk pin S flip-flop 2, B5 untuk pin S flip-flop 3, dan B6 input untuk pin S flip-flop 4.

Berdasarkan percobaaan yang dilakukan kondisi 1 menghasilkan output shift register dengan jenis SISO (serial in serial out) karena data yang masuk dan tersimpan pada satu jalur secara berurutan dan keluar atau tersimpan pada satu jalur juga.

        Kondisi 2 menghasilkan output SIPO(serial in paralel out) karena data yang masuk atau tersimpan secara serial atau pada satu jalur, dan keluar atau terkirim pada jalur sebanyak flip-flop yang digunakan yaitu 4, sehingga data terkirim secara paralel atau bersamaan.

        kondisi 3 menghasilkan output shift register jenis PISO(paralel in serial out) karena data tersimpan atau dimasukan pada jalur masing-masing flip-flop yang diinputkan dari switch B3-B6 dan tersimpan atau keluar melalui satu jalur yang sama. 

        kondisi 4 menggunakan jenis shift register PIPO (paralel in paralel out) karena data tersimpan atau dimasukan pada jalur masing-masing flip-flop yang diinputkan dari switch B3-B6 dan terkirim secara bersamaan pada masing-masing jalur setelah data tersimpan.


5. Link Download [Kembali]



Tidak ada komentar:

Posting Komentar