Laporan Akhir 1

 



 1. Jurnal [Kembali]








2. Hardware [Kembali]


Gambar Rangkaian Percobaan 1 - Asynchronous Binary Counter 4 bit dengan 4 J-K flip- flop




3. Video Praktikum [Kembali]




4. Analisa [Kembali]

Percobaan 1

1. Analisa output percobaan berdasarkan ic yang digunakan?
Jawaban:
Pada percobaan 1 menggunakan 4 buah JK flip-flop yang inputnya hubungkan sehingga menjadi T flip-flop dan mendapatkan input 1 sehingga akan menghasilkan output toogle saat di trigger oleh clock, keempat flip-flop dihubungkan secara asynchronous dimana input clock dari flip-flop ke 2 dan seterusnya mendapatkan inputan dari output flip-flop sebelumnya, rangkaian ini menghasilkan output 4 bit yang dapat dikonversi menjadi bilangan decimal, didapatkan output dari rangkaian ini berupa step up counter dimana outputnya akan mengitung dari 0 hingga 15 secara berulang yang dapat digambarkan ke dalam timing diagram.

2. Analisa sinyal output yang dikeluarkan jk flipflop kedua dan ketiga?
Jawaban:
Pada sinyal output 2 dan 3 didapatkan dari flip-flop ke-2 dan ke-3 dimana flip-flop ke-2 mendapatkan input clock dari flip-flop 1 sehingga sinyal output dari flip-flop kedua akan berubah saat output dari flip-flop pertama berubah dari 1 ke 0 ( fall time ) karena clock pada flip-flop yang digunakan adalah active low, perubahan sinyal output flip-flop kedua terjadi setiap 2 fase pada sinyal clock, karena pada fase pertama membuat output flip-flop pertama ( H0 ) berubah dari 0 ke 1 dan pada fase ke 2 output H0 berubah dari 1 ke 0 ( fall time ) dan me-trigger flip-flop kedua sehingga outputnya berubah. Pada flip-flop ketiga mendapatkan inputan clock dari sinya output flip-flop kedua (H1) sehingga pada saat output H1 berubah dari 1 ke 0 (fall time) akan menjadi trigger sehingga sinyal output flip-flop ketiga (H2) akan berubah dimana sinyal output H2 akan berubah setiap 4 fase pada sinyal clock.


5. Link Download [Kembali]



Tidak ada komentar:

Posting Komentar