1. Kondisi [Kembali]
Percobaan 1 Kondisi 1
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=don’t care, B5=don’t care, B6=don’t care
2. Gambar Rangkaian Simulasi [Kembali]
3. Video Simulasi [Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
Prinsip kerja pada rangkaian percobaan ini, dimana terdapat dua buah flip-flop yaitu JK flip-flop dan D flip-flop diaman pin R dan S pada flip-flop tersebut adalah active low dan terhubung ke saklar SPDT dimana pin R terhubung ke B0 dan pin S terhubung ke B1, pada kondisi 1 tersebut input B0 adalah 0 dan input B1 adalah 1, sehingga pin R yang merupakan active low menjadi aktif dan menghasilkan output Q=0 dan 'Q=0, dimana output tersebut tidak dapat diganggu oleh input dari JK atau pun D karena input dari R dan S lebih dominan atau lebih berpengaruh dari pada JK atau pun D, sehingga saklar SPDT B2 sampai B6 disebut Don't Care karena input dari B2-B6 tidak berpengarih pada output untuk kondisi percobaa ini.
Tidak ada komentar:
Posting Komentar