1. Kondisi [Kembali]
Percobaan 2 Kondisi 4
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=don’t care, B2=0
2. Gambar Rangkaian Simulasi [Kembali]
3. Video Simulasi [Kembali]
4. Prinsip Kerja Rangkaian [Kembali]
Pada rangkain percobaan T flip-flop ini dirangkai menggunaka JK flip-flop yang input J dan K dihubungkan ke satu input dan terhubung ke VCC yang berarti inputnya adalah 1 dan menjadi kondisi toogle saat aktif, pada kondisi 4 ini saklar SPDT B0 = 0 dan terhubung ke pin R, B1=Don't care dan terhubung ke pin S, dan B2=0 dan terhubung ke clock, dimana output dari T flip-flop ini adalah Q=0 dan 'Q=1 hal ini karena input dari R yang merupakan active low berlogika 0 sehingga R aktif dan menghasilkan output 0 dan 1.
Tidak ada komentar:
Posting Komentar